Selasa, 09 Oktober 2012

Rangkaian Sekuensial

RANGKAIAN SEKUENSIAL
Rangkaian logika sekuensial adalah rangkaian logika yang kondisi keluarannya dipengaruhi oleh masukan dan keadaan keluaran sebelumnya atau dapat dikatakan rangkaian yang bekerja berdasarkan urutan waktu. Ciri rangkaian logika sekuensial yang utama adalah adanya jalur umpan balik (feedback) di dalam rangkaiannya.
 
Flipflop adalah rangkaian utama dalam logika sequensial. Counter, Register,Memory, serta rangkaian sequensial lainnya disusun dengan menggunakan flipflop sebagai komponen utama. Flipflop adalah rangkaian yang mempunyai fungsi pengingat (memory). Artinya rangkaian ini mampu melakukan penyimpanan data sesuai dengan kombinasi masukan yang diberikan kepadanya. Ada beberapa macam flipflop yang akan dibahas yaitu RS flipflop, JK flipflop, D flipflop, dan T flipflop. Ciri utama dari flipflop adalah keluaran Q dan Q adalah selalu berlawanan / stabil (jika Q = 0 maka Q = 1, Jika Q = 1 maka Q =0). Karena kondisi dua keadaan stabil ini rangkaian flipflop dinamakan juga dengan rangkaian bistabil.
1. RS Flip Flop
Flipflop ini terdiri dari dua masukan, yaitu S (set) dan R (reset). Serta dua keluarannya yaitu Q dan Q . Kondisi Set adalah kondisi ketika Q berlogika 1.
Sedangkan kondisi Reset adalah kondisi ketika Q berlogika 0.

2. JK Flip Flop
Flipflop JK merupakan penyempurnaan dari flipflop RS terutama untuk mengatasi kondisi terlarang seperti yang telah dijelaskan diatas. Pada kondisi masukan J = 1 dan K = 1 akan membuat kondisi keluaran berlawanan dengan kondisi keluaran sebelumnya. Sementara untuk keluaran berdasarkan kondisikondisi masukan yang lain semua sama dengan Flipflop RS.

3. D Flip Flop
Flipflop D merupakan Flipflop RS yang memaksa untuk memiliki satu masukan dengan R selalu berlawanan dengan S, sehingga kondisi masukan SR sama tidak akan pernah terjadi.

4. T Flip Flop
Flipflop T atau flipflop toggle adalah flipflop JK yang kedua masukannya (J dan K) digabungkan menjadi satu sehingga hanya ada satu jalan masuk. Karakteristik dari flipflop ini adalah kondisi keluaran akan selalu toggle atau berlawanan dengan kondisi sebelumnya apabila diberikan masukan logika 1. Sementara itu kondisi keluaran akan tetap atau sama dengan kondisi keluaran sebelumnya bila diberi masukan logika 0.
 
Sementara untuk keluaran berdasarkan kondisi-kondisi masukan yang lain semua sama dengan flip-flop R-S. Bentuk dasar dari logika sekuensial adalah rangkaian flip flop yang di rangkai dari gerbang logika seperti NAND dan AND. Flip Flop RS dapat dibentuk dari kombinasi dua gerbang NAND atau kombinasi dua gerbang NOR,

2 komentar: